Provas Exercícios Programação Página Principal barra_de_navegacao principal programacao proxima anterior exercicios projetos provas notas

 

 

 

 

 

 



Roteiro

1.Analise o contador síncrono da Fig.1. Desenhe o diagrama de tempo (formas de onda) e determine a frequência da forma de onda do sinal da saida D do contador. Considere que inicialmente o contador está com DCBA igual à representação BCD do segundo maior dígito do seu CPF.
Solução



FIG.1

 

 

2. A figura abaixo mostra o circuito lógico do registrador SN74ALS166, com flip-flps providos de entrada diretas reset(R), entrada de dados 1S e 1A e clock C1, com as ligações mostradas, então responda as questões abaixo.
a) Qual o conteúdo QAQBQCQDQEQFQGQH do registrador na próxima borda de clock se IN=1 e OUT=0?..............................................
b)
Qual o conteúdo QAQBQCQDQEQFQGQH do registrador na próxima borda de clock se IN=0 e OUT=1?..............................................
c) Qual o conteúdo QAQBQCQDQEQFQGQH do registrador na próxima borda de clock se IN=0 e OUT=0?..............................................
d) Qual o conteúdo QAQBQCQDQEQFQGQH do registrador na próxima borda de clock se IN=1 e OUT=1?..............................................
e)
Para cada um dos itens a), b), c) e d), qual a função executada pelo registrador?..................................................................................
Solução



Fig.2

 

 

3.Analise o contador síncrono da Fig.3. Desenhe o diagrama de tempo (formas de onda) e determine o módulo do contador. Considere que inicialmente o contador está com DCBA igual à representação BCD do segundo maior dígito do seu CPF.
Solução



FIG.3

 

 

4. A figura abaixo mostra o circuito lógico do registrador SN74LS165, com flip-flps tipo D, providos de entrada diretas set(S) e reset(R), entrada de dados 1D e clock C1. Inicialmente todos os flip-flops no estado RESET, e do instante t=1 até t=17, ABCDEFGH são iguais a representação BCD dos dígitos mais significativos do seu CPF, então desenhe as formas-de-onda das saídas QA, QB, QC, QD, QE, QF, QG e QH para os sinais de entrada mostrados e explique a função da entrada SH/LD. Considere CLK INH = 0 com SER = 1 para CPF par e SER = 0 para CPF ímpar.
Solução



Fig.4

 

 

5.A figura abaixo mostra o diagrama lógico de contador de quatro bits. Analise sua operação, determine o módulo e desenhe as formas de onda para cada sinal de saída A, B, C e D. Use o sinal de clock abaixo e admita que o conteúdo inicial do contador seja igual à representação BCD do segundo maior dígito do seu CPF, se o CPF fôr par; e igual à representção BCD do segundo menor dígito do CPF, se o CPF fôr ímpar.
Solução


Fig.5

 

 

6. O circuito da Fig.6 é utilizado para realizar operações aritméticas de dois números de 4-bits disponíveis nos Registradores A e B. O tipo de operação executada depende do nível lógico nos terminais de controle A e S, e o resultado da operação é registrado após o pulso Transfere. Considere que no Registrador A está armazenado o dígito mais significativo e no Registrador B o dígito menos significativo do número do seu CPF, determine:
(a) Se A=1 e S=0, o conteúdo do Registador A depois do pulso Transfere.
(b) Se A=0 e S=1, o conteúdo do Registrador A depois do pulso Transfere.
(c) O intervalo [-a, +b] de operação do circuito.
(d) O sistema de representação de números binários com sinal utilizado.
(e) Para C4 = 1, o resultado da operação é válido?
Solução



Fig.6

 

 

7.A figura abaixo mostra o diagrama lógico de contador assíncrono de quatro bits. Analise sua operação, determine o módulo do contador e desenhe as formas de onda para cada sinal de saída A, B, C e D. Use o sinal de clock abaixo(borda de gatilho negativa) e admita que o conteúdo inicial do contador seja igual à representação BCD do segundo menor dígito do seu CPF, se o CPF fôr par; e igual à representção BCD do segundo maior dígito do CPF, se o CPF fôr ímpar.
Solução




Fig.7

 

8.O circuito somador 74283, cujo diagrama lógico está na figura abaixo,  é um somador de dois números de quatro bits cada. Sabendo que A7A6A5A4A3A2A1 é igual `a representação BCD dos dois dígitos mais significativos e B7B6B5B4B3B2B1 é igual `a representação BCD dos dois dígitos menos significativos do seu CPF, então, na configuração abaixo, determine:
(a)Em que sistema de representação opera o circuito?_____________________________________________________
(b)Qual o intervalo de operação do circuito(maior número positivo e menor número negativo)?___________________
(c)Qual a função da chave SW1 quando está fechada? E quando está aberta?__________________________________
(d)Se SW1 está fechada, determine S8S7S6S5S4S3S2S1.________________________
(e)Se SW1 está aberta, determine S8S7S6S5S4S3S2S1.__________________________
Solução

fig4a
fig4b
Fig.8

 

 

9.Desenhe o circuito de um somador-inteiro(full adder) cujas entradas são Ai, Bi e Ci, e as saídas Si(bit soma) e Ci+1(bit de vai-um). Use somente circuitos meio-somador(half adder) mostrado na Fig.9 e uma porta OR. Use menor quantidade possível de meio somador.
Solução

Fig.9

 

 

10.A figura abaixo mostra dois circuitos seqüênciais e as formas-de-ondas dos sinais de entrada. Supondo que os circuitos estão inicialmente no estado reset, explique a diferença entre os sinais CLK e EN e desenhe as formas-de-ondas dos sinais de saída X e L.
Solução

fig1
Fig.10

 

 

 

 

barra_de_informacao principal programacao proxima anterior exercicios projetos provas avaliacoes email

 

Atualizada em 27/06/16

apple_logo

Free Web Hosting